CPCI數據總線接口的設計與實現
CPCI/CPCI協議/DSP
通過在FPGA 中編寫Verilog HDL語言控制CPCI協議轉換芯片,從而實現與CPCI總線 之間的高速通信 。實驗結果證明,該設計方案工作穩(wěn)定、傳輸速度快、數據準確,并可擴展到其他需要通過CPCI總線的嵌入式系統 中。
高速數據傳輸技術是現代信息技術的前沿科技,同時也是整個數據鏈技術的瓶頸之一,為此技術人員不斷地尋找新的方法。CPCI(Compact PCI)總線就是其中一個解決方案。
CPCI總線是當前流行的高速嵌入式 計算機 總線,目前大多數嵌入式計算機系統的接口 最終都要經過CPCI總線與計算機內存進行交互。CPCI的總線規(guī)范保證了其具有良好的兼容性和可靠性。
本文設計的系統采用PLX公司生產的CPCI協議轉換芯片PCI9054,通過Verilog HDL語言在FPGA中產生相應的控制信號,完成對數據的快速讀寫,從而實現了與CPCI總線的高速數據通信。
1 系統設計
系統主要由PCI9054和FPGA構成,系統結構圖以及信號連接如圖1所示。通過利用FPGA的可編程性,可實現更多的擴展功能,如與DSP ,A/D等不同速率間接高速通信等。協議轉換芯片PCI9054的作用就是保證本地數據采集板卡和主CPU板卡之間的數據可以高速準確地傳輸。2 PCI9054性能分析
PCI9054是由PLX公司生產的一種基于PCI V2.2總線規(guī)范的通用接口芯片。它支持單字節(jié)方式和突發(fā)方式兩種傳輸方式。其總線端支持32位/33MHz傳輸,本地端可以通過突發(fā)方式達到最大132Mbit.s-1的傳輸速率,并且可以控制改變本地端的總線寬度。
PCI9054可以看做一座建立在CPCI總線和本地用戶局部總線之間的橋梁。因為PCI9054具有6個可編程FIFO存儲器進行數據緩存,從而保證兩者之間數據傳輸的正確性和實時性。并且PCI9054允許其中任意一端作為主控設備去控制總線,同時另外一端作為目標設備去響應總線。
PCI9054內部具有多個寄存器組,用以對其兩端的工作狀態(tài)和工作方式進行控制。PCI9054對其內部的所有寄存器組和FIFO都行了統一的地址映射,用戶可以從兩端通過編程訪問所有FIFO及寄存器組的每個字節(jié),從而查看兩端的工作狀態(tài)和改變兩端的工作方式。
3 PCI9054局部總線的接口設計
整個CPCI接口的設計思路為:FPGA通過橋接芯片PCI9054與CPCI總線連接,其內部使用異步雙口RAM來進行高速數據的緩沖,通過使用VerilogHDL語言編程來控制FPGA中的異步雙口RAM,以實現系統數據在嵌入式CUP板卡內存與CPCI板卡之間的高速傳輸。
PCI9054提供了3種物理總線接口:CPCI總線接口、LOCAL總線接口和串行EPROM接口。其中CPCI總線接口協議在嵌入式操作系統中的驅動 包已經帶有,而串行EEPROM的初始化是由PLX公司的PLXMON軟件在嵌入式操作系統中進行在線燒寫的,所以本系統設計的重點就是關于LOCAL總線接口的控制和傳輸。
評論排行